Интернет магазин китайских планшетных компьютеров |
|
Компьютеры - Электроника-60 - Процессоры27 июня 2011Оглавление: 1. Электроника-60 2. Конструктивы микроЭВМ и комплексов 3. Процессоры 4. Интерфейсы и модули 5. Интересные факты Центральные процессоры микро-ЭВМ ряда «Электроника 60» построены на базе микропроцессорного набора МДП БИС серии К581. Центральные процессоры микро-ЭВМ ряда «Электроника 60-1» построены на базе микропроцессорного набора n-канальной МДП БИС серии КН1811 в керамических 40-выводных корпусах типа Н13.40-1: КН1811ВМ1, КН1811ВУ1, КН1811ВУ2, КН1811ВУ3 и КН1811ВТ1. Процессоры М1 и М2Процессоры M1 и M2 состоят из нескольких БИС:
объединённых между собой 22-битным микроканалом. Процессор М2 содержит дополнительную БИС микрокоманд К581РУ3 и реализует расширенный набор команд микроЭВМ. Набор БИС является аналогом первого микропроцессорного набора MCP-1600 для LSI-11, совместно разработанного фирмами DEC и Western Digital в 1976 году, соответственно: CP1611 Data chip, CP1621 Control chip, и CP1631 Microcode ROM. В отличие от оригинального набора применены пластиковые корпуса с планарным расположением выводов. АЛУ 8-битное, микрокод 22-битный, вертикальный, 26 8-разрядных регистров, из которых 16 программно видны как 16-битные 6 РОН, указатель стека и счётчик команд. Процессоры М1 и М2 имеют на плате ОЗУ объёмом 4К 16-разрядных слов. Технические характеристики ЦП М2:
Процессор М3Процессор М3 выполнен на основе однокристальной БИС К581ВЕ1, совместим по набору команд с М1, но обладает большим быстродействием. Процессор М3 занимает одну полуплату МПИ и не содержит ОЗУ. Процессор М5Процессор микроЭВМ «Электроника-81». Выполнен на основе микропроцессорного комплекта К1804, размещается на полной плате МПИ. Реализован набор из 95 команд и 22-битное адресное пространство, но нет возможности подключения модуля FPU. АЛУ 16-битное, на четырёх 4-битных БИС К1804ВР1, микрокод 64-битный горизонтальный, 16 16-разрядных регистров, из них программно доступно 6 РОН, указатель стека и счётчик команд.
Процессор М6Процессор М6 имеет два исполнения: МС 1601.01 и МС 1601.02. Первый имеет 18 разрядов шины адреса и адресует 256К, второй имеет 22 разряда шины адреса и адресует до 4Мб. Процессор повторяет конструкцию модели DEC KDF-11: KDF-11A c 18-битной шиной и KDF-11B с 22-битной шиной. Количество команд: основных — 92, с плавающей точкой — 46. Быстродействие — приблизительно 600 тысяч команд типа регистр-регистр в секунду и приблизительно 250 тысяч команд в секунду на целочисленных задачах. АЛУ 16-битное, микрокод 25-битный, вертикальный, трёхуровневый, 14 16-битных регистров, из них программно доступно: 6 РОН, 2 указателя стека и счётчик команд. БИС процессора М6 представляют собой большие гибридные интегральные схемы, на поверхности которых установлены БИС в микрокорпусах Н13.40-1. Процессор M6 может нести 2 гибридных БИС МП, ПЗ и БИС ДП. Такая конструкция повторяет чипы DEC F-11. БИС МП выполняет набор основных 92 команд и несет на себе 2 БИС в микрокорпусе : КН1811ВМ1 БИС обработки данных и КН1811ВУ1 БИС управляющей памяти. Процессор М6 может работать только при установке БИС МП. При этом адресуемая память составляет 64К и команды с плавающей точкой не поддерживаются. БИС ПЗ состоит из двух БИС в микрокорпусе КН1811ВУ2, КН1811ВУ3 БИС управляющей памяти, которые содержат микропрограммы выполнения команд с плавающей запятой, 46 дополнительных команд. БИС ДП КМ1811ВТ1 или КР1811ВТ1 БИС диспетчера памяти, обеспечивает формирование 18 или 22-разрядного адреса шины, имеет керамический или пластиковый корпус. Последующие ревизии процессора М6 имели в качестве микропроцессора микросборку МК1, на которой были объединены МП и ПЗ, то есть все 4 БИС в микрокорпусах: КН1811ВМ1, КН1811ВУ1, КН1811ВУ2, КН1811ВУ3. Процессор М8Размещается на полуплате МПИ. Процессор повторяет конструкцию процессора DEC KDJ-11. Выполнен на микросхемах КН1831ВМ1, КН1831ВУ1 и К1831ВУ2, К1831ВТ1. Просмотров: 13688
|